Come Funziona SR232 Indirizzi Base Area Comunicaz. Bios
Registri Livello Hardware Livello BIOS Livello DOS
Tecniche d'Interruzione Connettori Cavi
Applicazioni Software Applicazioni Hardware
Download INDICE

 Porta Seriale

Registri UART

  Messa a Punto

REGISTRO DATI 3/3 [120 di 404] 

 

***** 03F8H / 02F8H / 03E8H / 02E8H - OUT / IN - Registro di Uscita Dati / Registro di Ingresso Dati [3 di 3]

               

bulletLa Ricezione Dati dalla porta seriale non è cosa limitata a questo Registro; sebbene l'interfaccia di lettura a 8 bit con il processore sia il suo indirizzo [port_8], coinvolto dall'istruzione IN, questo servizio richiede una discreta attività da parte dell'UART:
bulletil byte viene in realtà ricevuto in un buffer non accessibile da programma, un registro a scorrimento detto Receive Shift Register, RSR, nel quale viene fatto scorrere dentro (in serie, bit dopo bit) direttamente dalla linea di ricezione RD e, quando è stato completamente ricevuto, viene pulito dai bit di start e di stop e sottoposto a controllo di parità (se è prevista la presenza del bit a ciò delegato)
bulletil byte così ottenuto viene automaticamente trasferito nella locazione corrente del buffer FIFO in Ricezione (con UART 16550A) o nel nostro Receive Buffer Register, RBR (con UART 8250/16450 o con UART 16550A se il FIFO è disabilitato)
bulletnessun nuovo dato può essere accettato dalla linea prima che il precedente sia stato letto dal processore dal RBR (cioè prima che il RSR sia vuoto, con UART 8250/16450); con UART 16550A o successivi la lettura dati può continuare in blocco fino a quando il buffer FIFO in Ricezione è vuoto, senza attendere la loro effettiva assunzione dalla linea
bulletper stabilire l'esatto momento in cui il Ricevitore ha nuovi dati da leggere ogni programma può consultare un bit del Registro di Stato della Linea [port_D] (o affidarsi alle tecniche d'interruzione, discusse in altra parte):
bulletil bit0 (detto Received Data Ready, RDR) a 1 logico indica che un dato è stato completamente ricostruito dal RSR  e da esso è stato trasferito nel RBR [port_8] (o nel buffer FIFO in Ricezione); questo bit è riportato a 0 logico non appena il processore estrae il dato dal RBR (o dal FIFO) oppure se il processore azzera il contenuto del FIFO in Ricezione.
bulletaltri bit dello stesso registro possono essere consultati da programma per stabilire se i dati ricevuti sono attendibili o gravati da errori di sovrapposizione (bit1), di parità (bit2), di composizione (bit3) o di break (bit4), tutti descritti nella recensione dedicata al Registro di Stato della Linea

    

Pagina Precedente Porta Seriale Pagina Successiva REGISTRO DATI 3/3   Torna alla Home della Sezione Lezioni - Vai al DownLoad dei files DOC Torna al Menu di
120 di 404
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 179 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 228 229 230 231 232 233 234 235 236 237 238 239 240 241 242 243 244 245 246 247 248 249 250 251 252 253 254 255 256 257 258 259 260 261 262 263 264 265 266 267 268 269 270 271 272 273 274 275 276 277 278 279 280 281 282 283 284 285 286 287 288 289 290 291 292 293 294 295 296 297 298 299 300 301 302 303 304 305 306 307 308 309 310 311 312 313 314 315 316 317 318 319 320 321 322 323 324 325 326 327 328 329 330 331 332 333 334 335 336 337 338 339 340 341 342 343 344 345 346 347 348 349 350 351 352 353 354 355 356 357 358 359 360 361 362 363 364 365 366 367 368 369 370 371 372 373 374 375 376 377 378 379 380 381 382 383 384 385 386 387 388 389 390 391 392 393 394 395 396 397 398 399 400 401 402 403 404

    

Seriale » Come Funziona.. | RS232 | Indirizzi Base | Area di Comunicazione Bios | Registri | Cavi
Livello Hardware | Livello BIOS | Livello DOS | Tecniche d'Interruzione | Connettori
Applicazioni Software | Progettazione | Download | INDICE
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati