Tutorial Sezione Assembler

Dettaglio Istruzioni 

Le Schede del Tutorial

  Istruzioni della Cpu 80x86

SCHEDA n° 07 [I/ 165 di 198] 

    

    SAR - Sposta verso destra con ingresso del bit più significativo
     
bulletQuesta istruzione (Shift Arithmetic Right) esegue lo spostamento (shift) verso destra dei bit dell'operando destinazione (un registro o una locazione di memoria) con ingresso del bit più significativo, cioè del suo bit di segno.
bulletL'operando può avere dimensione di un byte, di una word o di una doubleword ( con 80386/486).
bulletIl meccanismo dell'istruzione risulta chiaro osservando il suo schema funzionale; con riferimento ad un operando a 8 bit, ogni volta che viene eseguita:
bullettutti i bit dell'operando vengono spostati (Shift) di un posto verso destra.
bulletil bit meno significativo (bit0) dell'operando sarebbe perduto, spinto fuori dall'operando, ma viene invece memorizzato nella flag di Carry, al posto di quello che c'era prima.
bullet il posto lasciato libero dal bit più significativo (bit7 a 8 bit) dell'operando viene sovrascritto con un bit uguale a stesso!!.
     
     
bulletPoichè il bit più significativo dell'operando è anche il suo bit di segno, lo schema dell'istruzione può essere anche il seguente:
     
     
bulletRisulta evidente che il valore iniziale della flag di Carry è ininfluente per il risultato di questa istruzione.
bulletIl numero di volte che questo meccanismo viene eseguito dipende dal valore del secondo operando (contatore), di solito il numero 1 oppure il contenuto del registro CL; con processori dal 80286  è possibile specificare anche un numero fino a 255 (cioè esprimibile da un byte, come CL).
bulletNonostante il valore del secondo operando, comunque espresso, a partire dal 80286 il numero di volte massimo possibile è limitato dal processore a 31; in pratica i 3 bit più significativi del contatore vengono assunti comunque uguali a 000. Questa scelta si può far risalire alla necessità di mantenere basso il tempo totale d'esecuzione dell'istruzione e quindi il tempo d'attesa del servizio di una eventuale richiesta d'interruzione.
bulletNonostante l'apparenza l'esecuzione di più SAR con contatore a 1 risulta più veloce e consuma meno bytes in memoria di programma rispetto alla SAR eseguita con il numero specificato in CL.
bulletLe sue caratteristiche sono riassunte nella seguente tabella (leggi le istruzioni Legenda della Tabella):
         
 SAR Destinazione,NumeroVolte  Destinazione  << NumeroVolte  SAR di  Destinazione  

Esempio di Applicazione

Cicli di Clock Mem
Acces

Bytes
Flag   influenzate
Mnemonico Operandi 86 268 386 486 O D I T S Z A P C

SAR

DL,1

2 2 3 3 no 2 #          # # #
SAR BX,1
SAR [Depo01],1 15+EA 7 7 4 2 2,4
SAR [Depo02],1 23+EA
                    

SAR

DL,CL

8+4/bit 5+n 3 3 no 2
SAR BX,CL
SAR [Depo01],CL 20+EA 8+n 7 4 2 2,4
SAR [Depo02],CL 28+EA
                    

SAR

AL,02

no 5+n 3 2 no 2,3
SAR [Depo01],02 8+n 7 4 2 2,4
         
bulletLa tabella evidenzia che, oltre alla flag di Carry coinvolta fisicamente nello shift, vengono influenzate anche altreflag.
bulletIl meccanismo logico della SAR (vedi figura) sottolinea che questa istruzione può essere usata per prendere decisioni in funzione del valore assunto dai singoli bit di un determinato dato; la figura mostra il codice necessario per sommare 10 a BL se i bit di AL sono trovati a 1:
     

Addr 

Codifica Masm

Istruzione

0100
0102
0105
0107
010B
010E
0110
B3 00
B9 0008
D0 F0
0F 83 0110
80 C3 0A
E2 F5
90


cerca:



noAdd: 
MOV   BL,00H     
MOV   CX,8
SAR   AL,1
JNC   noAdd
ADD   BL,10
LOOP  cerca
NOP
     
bulletLa figura seguente mostra le risorse richieste da questa istruzione in funzione degli operandi coinvolti (leggi le istruzioni):
          

Addr

Codifica Masm

Sequenza Bytes

Istruzione

0100
0101
55
55AA
55
AA 55
Depo01 
Depo02
DB 55H
DW 55AAH
---- ---------------- ----------------- ------- ----------------------
0103
0105
0107
010A
010E
0112
0114
0116
0119
011D
0121
0124
0127
012B
0130
D0 FA
D1 FB
66 D1 F8
D0 3E 0100 
D1 3E 0101
D2 FA
D3 FB
66 D3 F8
D2 3E 0100 
D3 3E 0101
C0 FA 08
C1 FB 08
66 C1 F8 08
C0 3E 0100 08
C1 3E 0101 08
D0 FA
D1 FB
66 D1 F8
D0 3E 00 01
D1 3E 01 01
D2 FA
D3 FB
66 D3 F8
D2 3E 00 01
D3 3E 01 01
C0 FA 08
C1 FB 08
66 C1 F8 08
C0 3E 00 01 08
C1 3E 01 01 08
SAR DL,1
SAR BX,1
SAR EAX,1
SAR [Depo01],1
SAR [Depo02],1
SAR DL,CL
SAR BX,CL
SAR EAX,CL
SAR [Depo01],CL
SAR [Depo02],CL
SAR DL,8
SAR BX,8
SAR EAX,8
SAR [Depo01],8
SAR [Depo02],8

    

Pagina Precedente Scheda n° 07 Pagina Successiva Istruzioni Cpu 80x86 Torna al Menu delle Schede del "Tutorial" Lezioni - Vai al DownLoad dei files DOC Torna al Menu del "Tutorial"
Istruzione 165 - SAR

    

SCHEDE » 1.Header EXE 2.PseudoOp MASM 3.Differenza tra Macro e Procedure
4.
Tabella Vettori 5.PSP 6.Stack 7.Istruzioni 80x86
8.La misura dell'Informazione 9.Numeri e Logica Binaria
TUTORIAL » Indirizzi Base | Registri Interni | Area Comunicaz. BIOS | Funzioni BIOS | Funzioni DOS
Prefazione | CAP 1 | CAP 2 | Schede | Palestra
Libreria ASM | Libreria MAC | Progetti ASM | Download | Info | Indice
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati