|
Tutorial
|
Dettaglio Istruzioni |
| Istruzioni della Cpu 80x86 |
SCHEDA n° 07 [I/ 182 di 198] |
|
|
|
|
| Questa istruzione forza semplicemente a uno la flag di Interruzione. | |
| In questo modo le interruzioni mascherabili sono riconosciute e servite dalla Cpu. | |
| Se le periferiche chiedono servizio durante il periodo in cui le interruzioni sono disabilitate (per effetto dell'azione di una precedente chiamata di CLI), non possono essere esaudite e la loro richiesta rimane pendente fino al momento in cui viene eseguita questa istruzione. | |
| Naturalmente l'azione di questa istruzione è ininfluente sulle interruzioni non mascherabili (NMI). | |
| Le sue caratteristiche sono riassunte nella
seguente tabella (leggi le istruzioni
|
| STI | Flag di Interrupt << 1 | |||||||||||||||
|
Esempio di Applicazione |
Cicli di Clock | Mem Acces |
N° Bytes |
Flag influenzate | ||||||||||||
| Mnemonico | Operandi | 86 | 268 | 386 | 486 | O | D | I | T | S | Z | A | P | C | ||
STI |
|
2 | 2 | 3 | 5 | no | 1 | 1 | ||||||||
| La tabella evidenzia che l'istruzione modifica solo una flag e che non ha operandi. |
| Supponendo che il valore iniziale di ffI
sia 0 (DI) vediamo come
l'istruzione la commuti a 1 (EI): |
-R |
|
|
|
Scheda n° 07 |
|
Istruzioni Cpu 80x86 |
|
|
|
||
| Istruzione 182 - STI |
|
|
|
|
|
Home
|
|
|||||||
|
Motore Ricerca |
|