|
Tutorial
|
Dettaglio Istruzioni |
| Istruzioni della Cpu 80x86 |
SCHEDA n° 07 [I/ 051 di 198] |
|
|
|
|
| Questa istruzione non appartiene al Set dell'8088/86; si usa solo a partire da 80486. | |
| Si tratta di un'istruzione nata per lo sviluppo dei sistemi operativi e il suo funzionamento attuale non è detto che sia implementato nello stesso modo dai processori (Intel) più moderni. | |
| In particolare il suo funzionamento è legato alla paginazione della memoria virtuale; quando viene eseguita viene rimosso un elemento del Translation Look-aside Buffer (TLB), una singola pagina di questa struttura. | |
| L'istruzione assume in memoria un singolo operando e calcola il suo indirizzo effettivo (segment:offset) e, se è contenuto nel TLB, lo rimuove. | |
| Le sue caratteristiche sono riassunte nella
seguente tabella (leggi le istruzioni
|
| INVLPG Puntatore | ||||||||||||||||
|
Esempio di Applicazione |
Cicli di Clock | Mem Acces |
N° Bytes |
Flag influenzate | ||||||||||||
| Mnemonico | Operandi | 86 | 268 | 386 | 486 | O | D | I | T | S | Z | A | P | C | ||
INVLPG |
ES:[Address] |
no | no | no | 12 | no | 5 | |||||||||
| Questa istruzione ha 3 codici operativi, 0FH e 01H, seguito da quello che tiene conto dell'operando coinvolto. |
|
|
|
Scheda n° 07 |
|
Istruzioni Cpu 80x86 |
|
|
|
||
| Istruzione 051 - INVLPG |
|
|
|
|
|
Home
|
|
|||||||
|
Motore Ricerca |
|