Come Funziona Indirizzi Base Area Comunicaz. Bios
Registri Livello Hardware Livello BIOS Livello DOS
Tecniche d'Interruzione Connettori Cavi Interfaccia
Applicazioni Software Applicazioni Hardware
Download INDICE

 Porta Parallela

Schemi e Applicazioni

  Interfaccia Hardware

CARATTERISTICHE SPP 4/4 [33 di 189] 

 

bulletSempre con riferimento all'interfaccia Centronics originale SPP:
 
bullet
 Le 4 linee di output del Registro 037AH/027AH 
     
bullet3 linee su 4 (pin 1, 14 e 17) sono TTL di tipo Open Collector, uscite di altrettanti inverter dell'integrato 74LS06 (contenente 6 inverter O.C.) mentre la rimanente (sul pin 16) è l'uscita di uno dei 4 buffer non invertenti tri-state dell'integrato 74LS125.
bulletnaturalmente le prime 3 hanno il dovuto resistore di pull-up di 4.7 kOhm, collegato internamente al polo positivo dell'alimentazione (+5 Volt). L'insieme uscita-resistore assicura una corrente erogata di circa 1 mA con pull-up di 4,7k collegato a +5 Volt e assorbimento fino a 7 8 mA.
bulletla rimanente linea ha caratteristiche elettriche di tipo TTL LS (eroga fino a 2,6 mA con tensioni comprese tra +2,4 e +4,2 Volt e assorbe fino a 24 mA con tensione tra +0 e +0,8); il collegamento del suo controllo tri-state al suo ingresso e la presenza del resistore di pull-up di 4.7 kOhm in uscita rende "trasparente" la presenza di questa porta, dal punto di vista logico (con 1 in ingresso sarebbe in alta impedenza, ma il pull-up assicura l'1 anche in uscita; con 0 in ingresso il livello passa senza problemi anche in uscita).
bulletda notare che il Registro 037AH/027AH è, in sostanza, realizzato con i 4 bit erogati vengono anzitutto memorizzati su di esso; dei 2 bit disponibili uno rimane inutilizzato mentre l'altro è usato per controllare l'abilitazione a interrompere la Cpu sulla linea IRQ7
bulletsi può notare che è possibile anche la lettura di queste 4 le linee d'uscita, ovviamente per soli fini diagnostici; a partire dai pin del connettore (cioè a valle dei rispettivi buffer) esse sono internamente riportate in ingresso sulle linee ancora libere dell'integrato 74LS240, l'ottuplo buffer invertente tri-state utilizzato come Registro di input 0379H/0279H.
bulletlo stato dei 4 pin 1, 14, 16 e 17 può dunque essere letto rispettivamente sui bit0, 1, 2 e 3 di questo registro (naturalmente con logica invertita, data la natura invertente del 74LS240, escluso lo stato del pin 16 invertito 2 volte per mantenere la logica usata in uscita).

         

Parallela - Porta 37AH d'uscita

    

Pagina Precedente Porta Parallela Pagina Successiva CARATTERISTICHE SPP 4/4   Torna alla Home della Sezione Lezioni - Vai al DownLoad dei files DOC Torna al Menu di "Dentro al Computer"
33 di 189
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 179 180 181 182 183 184 185 186 187 188 189

    

Parallela » Come Funziona.. | Indirizzi Base | Area di Comunicazione Bios | Registri | Cavi
Livello Hardware | Livello BIOS | Livello DOS | Tecniche d'Interruzione | Connettori
Applicazioni Software | Progettazione | Interfaccia | Download | INDICE
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati