78LS138 74LS139 74LS153 74LS157 74LS158
7846 74LS47 74LS48 74LS49 9368 4511
74LS240 74LS241 74LS244 74LS373 74LS374
MC1488 MC1489 MAX232 UART16550 ADC0804
FND500/FND507 HD44780 Download INDICE

 Data Sheet

Sezione Data Sheet

  COMPONENTI PROGRAMMABILI

UART 16550 4/6 [83 di 87] 

 

****  Segnali UART: linee di selezione e controllo logico [seconda parte]

               

punto elenco MR (pin35): questa linea (attiva alta, Master Reset) è posta a 1 per reinizializzare la logica  di controllo: i segnali d'uscita vengono resi non attivi cioè INTRPT a 0 e OUT1, OUT2, RTS e DTR a 1 come SOut, per ribadire che non c'è dato sulla linea); inoltre sono azzerati entrambi i buffer FIFO e molti registri dell'UART, ad eccezione di quelli di dato (Receiver Buffer e Transmitter Holding) e divisori di frequenza (Divisor Latches) che mantengono inalterato il valore presente prima dell'attivazione di questo segnale. Questo ingresso è bufferizzato da una logica TTL trigger di Schmitt
punto elenco WR (DOStr, pin18) e WR (DOStr, pin19): questo segnale (Write, Data Output Strobe), disponibile in forma attiva bassa e attiva alta, abilita il processore a scrivere dati o parole di controllo nei registri interni dell'UART, se esso è abilitato; poichè i segnali sono alternativi (non possono essere attivi contemporaneamente) uno dei 2 deve essere non attivo
punto elenco RD (DIStr, pin21) e RD (DIStr, pin22): questo segnale (Read, Data Input Strobe), disponibile in forma attiva bassa e attiva alta, abilita il processore a leggere dati o parole di stato dai registri interni dell'UART, se esso è abilitato; poichè i segnali sono alternativi (non possono essere attivi contemporaneamente) uno dei 2 deve essere non attivo
punto elenco DDis (pin23): questa linea (attiva alta, Driver Disable) è posta a 1 quando il processore legge dati o parole di stato dall'UART; può essere usata per controllare la direzione del flusso dei dati sul data bus transceiver
punto elenco TxRdy (Transmit Ready, pin24) e RxRdy (Receive Ready, pin29): queste linee, come anticipato, sono le uniche non disponibili sull'UART 8250 originale; nelle versioni successive ad esse è affidato il compito di permettere l'uso del DMA (Direct Memory Access) e possono operare in 2 modi:
punto elenco il Mode0 (detto 16450 mode) è selezionato quando i buffer FIFO sono disabilitati con l'aiuto di bit0 del Registro di Controllo FIFO o quando i buffer FIFO sono abilitati ma il bit3 (DMA Mode Select) dello stesso Registro di Controllo FIFO è forzato a 0; il Mode0 supporta il DMA a trasferimento singolo (single transfer DMA), operato tra i cicli di bus del processore; il segnale RxRdy andrà basso (attivo) quando è presente almeno un byte nel Registro di Ricezione e tornerà alto (inattivo) quando il medesimo Registro risulta azzerato; il segnale TxRdy andrà basso (attivo) quando il Registro di Trasmissione non contiene dati e tornerà alto (inattivo) quando nel medesimo Registro è presente almeno un byte
punto elenco il Mode1 (detto FIFO mode) è selezionato quando i buffer FIFO e il DMA Mode sono attivi, cioè quando i bit0 e bit3 del Registro di Controllo FIFO sono entrambi a 1; il Mode1 supporta il DMA a trasferimento multiplo (Multi-transfer DMA), operato continuamente fino a quando i FIFO sono rispettivamente vuoto (Ricevitore) o pieno (Trasmettitore) ; il segnale RxRdy andrà basso (attivo) quando si raggiunge il trigger level o quando si ha un TimeOut e tornerà alto (inattivo) quando il Buffer FIFO del Ricevitore è completamente vuoto; il segnale TxRdy andrà basso (attivo) quando il Buffer FIFO del Trasmettitore non contiene dati e tornerà alto (inattivo) quando esso è completamente pieno

    

Pagina Precedente Data Sheet   [83 di 87] Pagina Successiva Programmabili - UART 16550 4/6 Torna alla Home della Sezione Lezioni - Vai al DownLoad dei files DOC Torna al Menu di "Dentro al Computer"
Logica TTL - UART 16550
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87

    

DataSheet » 78LS138 | 74LS139 | 74LS153 | 74LS157 | 74LS158 | 74LS240 | 74LS241 | 74LS244
74LS373 | 74LS374 | 7446 | 74LS47 | 74LS48 | 74LS49 | 9368 | 4511 | FND500/FND507
74LS373 | 74LS374 | ADC0804 | HD44780 | MC1488 | MC1489 | MAX232 | UART16550
Download | INDICE
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati