78LS138 74LS139 74LS153 74LS157 74LS158
7846 74LS47 74LS48 74LS49 9368 4511
74LS240 74LS241 74LS244 74LS373 74LS374
MC1488 MC1489 MAX232 UART16550 ADC0804
FND500/FND507 HD44780 Download INDICE

 Data Sheet

Sezione Data Sheet

  LOGICA TTL - DECODER a 7 SEGMENTI

DECODER TTL 9368  5/8 [46 di 87] 

 

    9368 - Decoder da Binario a 4 bit a sette segmenti [TTL] per digit a catodo comune
     
bullet

Come quasi tutti gli altri Decoder TTL (i 7446, 74LS47e 74LS48) anche il 9368 dispone di tre importanti segnali di controllo ma la possibilità di memorizzare il dato in ingresso (tipica anche del CMOS 4511) richiede la necessità che uno di essi sia destinato a questo scopo: a questo provvede il segnale di sincronismo LE (Latch Enable), disponibile sul pin3, come abbiamo ampiamente già discusso nelle pagine precedenti.

 
bullet

Gli altri due segnali di controllo rendono possibile il servizio che consente di evitare di accendere gli zero non significativi a sinistra e/o a destra di un numero, decisamente antiestetici e inutili, tipico in particolare dei TTL 74LS47 e 74LS48 e affidato ai segnali BI/RBO (Blanking Input/Ripple Blanking Output, pin4) e RBI (Ripple Blanking Input, pin5), entrambi attivi bassi.

 
bullet

In questo caso non esiste la disponibilità del segnale, LT (Lamp Test) e la possibilità di forzare l'accensione di tutti i segmenti del digit per verificarne l'integrità.

 
bullet

La linea collegata al pin5 è decisamente d'ingresso mentre quella collegata al pin4 dispone di una circuiteria interna (una logica cablata di tipo wired-AND) che permette di disporre sia del segnale d'uscita RBO che di forzare su essa un segnale d'ingresso BI, senza produrre danni.

    

bullet

Questo componente permette di spegnere incondizionatamente il digit collegato al Decoder, con qualunque codice presente sugli ingressi DCBA, attivando (forzando a 0) la linea collegata al pin4, utilizzata come ingresso (BI, Blanking Input).

bullet

Nel funzionamento normale l'ingresso BI deve essere lasciato scollegato (o collegato al +5V), cioè disattivo (forzato a 1); la figura mostra la predisposizione per il controllo di BI su un visualizzatore a 5 cifre, con tutte le memorie trasparenti (cioè con tutti gli ingressi LE (Latch Enable, pin3) a massa; da notare che l'ingresso BI è prioritario rispetto a tutti gli altri, cioè quando esso è attivo contemporaneamente ad ogni altro ingresso la funzione degli altri viene ignorata.

    

    

bullet

Va sottolineato che lo schema proposto ha lo scopo di mostrare i collegamenti relativi al segnale di controllo BI, per cui al fine di non appesantirlo, non sono riportate le alimentazioni degli integrati.

    

bullet

La tecnica di Blanking (spegnimento) può essere usata anche per controllare l'intensità luminosa del visualizzatore; è sufficiente applicare sul pin4 un'onda quadra non simmetrica e modificare il suo duty cycle; come è noto questo parametro esprime (anche in percentuale) il rapporto tra la durata della parte alta e il periodo del segnale:
bullet

se l'aspetto dell'onda quadra è quello di un treno d'impulsi di breve durata, molto distanziati tra loro (tipico di un duty cycle molto basso, per esempio del 5%) l'effetto sui digit è quello di accenderli (quasi) al massimo

    

    

bullet

se invece l'onda quadra assomiglia ad un treno d'impulsi molto lunghi, praticamente attaccati l'uno all'altro (tipico di un duty cycle molto alto, per esempio del 95%) l'effetto sui digit è quello di tenerli (quasi) spenti

    

    

bullet

Per garantire questo evento è per altro necessario che la frequenza del segnale così generato sia sufficientemente elevata, maggiore di 45 Hz per il rosso: solo così la veloce sequenza di spegnimenti (imposti da BI attivo, cioè a 0) e accensioni (imposti da BI disattivo, cioè a 1) può essere percepita come variazione di luminosità per effetto della persistenza ottica dell'immagine sulla retina dall'occhio umano.

    

Pagina Precedente Data Sheet   [46 di 87] Pagina Successiva Logica TTL - DECODER TTL 9368 5/8 Torna alla Home della Sezione Lezioni - Vai al DownLoad dei files DOC Torna al Menu di "Dentro al Computer"
Logica TTL - DECODER TTL 9368
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87

    

DataSheet » 78LS138 | 74LS139 | 74LS153 | 74LS157 | 74LS158 | 74LS240 | 74LS241 | 74LS244
74LS373 | 74LS374 | 7446 | 74LS47 | 74LS48 | 74LS49 | 9368 | 4511 | FND500/FND507
74LS373 | 74LS374 | ADC0804 | HD44780 | MC1488 | MC1489 | MAX232 | UART16550
Download | INDICE
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati