78LS138 74LS139 74LS153 74LS157 74LS158
7846 74LS47 74LS48 74LS49 9368 4511
74LS240 74LS241 74LS244 74LS373 74LS374
MC1488 MC1489 MAX232 UART16550 ADC0804
FND500/FND507 HD44780 Download INDICE

 Data Sheet

Sezione Data Sheet

  LOGICA TTL - DECODER a 7 SEGMENTI

DECODER TTL 74LS49  2/3 [40 di 87] 

 

    74LS49 - Decoder da BCD a sette segmenti [TTL] per digit a catodo comune
     

    

bullet

Le uscite del Decoder TTL 74LS49 sono attive alte, di tipo open-collector, cioè il suo stadio finale è caratterizzato dalla presenza di un transistor con emettitore collegato a massa e con collettore lasciato aperto in uscita (cioè non collegato a nulla); esso non è adatto alla gestione diretta di un normale digit, essendo stato progettato per pilotare una logica TTL o per essere anteposto ad un driver per il controllo di lampade.

bullet

Secondo il data sheet a livello alto (1 logico) può erogare al massimo 0,250mA, una corrente decisamente insufficiente per i segmenti-led di un normale digit a catodo comune; a livello basso (0 logico) è garantita una corrente assorbita di 8mA, ma il dato sembra irrilevante nei confronti del servizio atteso da questo componente.

 
bullet

Nel normale funzionamento, l'unico piedino di controllo, BI (pin3), può essere inattivo, lasciandolo scollegato o meglio collegandoli a +5V.

 
bullet

Ogni componente logico è progettato a partire da una Tabella chiamata a stabilire il livello logico che tutte le sue uscite assumeranno in funzione delle possibili combinazioni dei propri ingressi; questa struttura, detta Tabella di verità, è sempre fornita dai data sheet, presentata spesso come Truth Table o Function Table.

bullet

Poiché essa è grado di sintetizzare il loro funzionamento è molto importante saperla consultare e cercare di capirne il contenuto: ogni considerazione proposta in precedenza è frutto di una attenta lettura di queste Tabelle.

bullet

Quella del Decoder TTL 74LS49 è presentata qui di seguito:

 
  INGRESSI USCITE (attive alte)
BI D C B A   a b c d e f g
0 0 X X X X   0 0 0 0 0 0 0
1 0 0 0 0   1 1 1 1 1 1 0
1 1 0 0 0 1   0 1 1 0 0 0 0
2 1 0 0 1 0   1 1 0 1 1 0 1
3 1 0 0 1 1   1 1 1 1 0 0 1
4 1 0 1 0 0   0 1 1 0 0 1 1
5 1 0 1 0 1   1 0 1 1 0 1 1
6 1 0 1 1 0   0 0 1 1 1 1 1
7 1 0 1 1 1   1 1 1 0 0 0 0
8 1 1 0 0 0   1 1 1 1 1 1 1
9 1 1 0 0 1   1 1 1 0 0 1 1
                           
10 1 1 0 1 0   0 0 0 1 1 0 1
11 1 1 0 1 1   0 0 1 1 0 0 1
12 1 1 1 0 0   0 1 0 0 0 1 1
13 1 1 1 0 1   1 0 0 1 0 1 1
14 1 1 1 1 0   0 0 0 1 1 1 1
15 1 1 1 1 1   0 0 0 0 0 0 0

    

Pagina Precedente Data Sheet   [40 di 87] Pagina Successiva Logica TTL - DECODER TTL 74LS49 2/3 Torna alla Home della Sezione Lezioni - Vai al DownLoad dei files DOC Torna al Menu di "Dentro al Computer"
Logica TTL - DECODER TTL 74LS49
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87

    

DataSheet » 78LS138 | 74LS139 | 74LS153 | 74LS157 | 74LS158 | 74LS240 | 74LS241 | 74LS244
74LS373 | 74LS374 | 7446 | 74LS47 | 74LS48 | 74LS49 | 9368 | 4511 | FND500/FND507
74LS373 | 74LS374 | ADC0804 | HD44780 | MC1488 | MC1489 | MAX232 | UART16550
Download | INDICE
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati