78LS138 74LS139 74LS153 74LS157 74LS158
7846 74LS47 74LS48 74LS49 9368 4511
74LS240 74LS241 74LS244 74LS373 74LS374
MC1488 MC1489 MAX232 UART16550 ADC0804
FND500/FND507 HD44780 Download INDICE

 Data Sheet

Sezione Data Sheet

  LOGICA TTL - DECODER a 7 SEGMENTI

DECODER TTL 74LS47  7/8 [29 di 87] 

 

    74LS47 - Decoder da BCD a sette segmenti [TTL] per digit ad anodo comune
     
bullet

Una curiosità: osservando lo schema seguente si capisce la ragione per la quale gli ingressi (RBI, Input) e le uscite (RBO, Output) di Blanking vengano caratterizzate dall'attributo Ripple (il gergo elettronico anglosassone utilizza molto frequentemente queste definizioni onomatopeiche): il temine può essere tradotto con ondulazione, ed è proprio il senso che danno i quattro collegamenti tra RBI e RBO:

    

    

bullet

Tra l'altro esso è utilizzato anche in un altro ambito, molto comune: Ripple è l'ondulazione residua rilevabile in uscita ad un semplice alimentatore non stabilizzato (trasformatore + ponte di greatz + condensatore elettrolitico) sottoposto ad un piccolo assorbimento di corrente:

    

    

bullet

All'occorrenza questo artificio può essere applicato anche per evitare di accendere tutti gli zero a destra di un numero; la cosa ha senso solo se ci si riferisce alla parte frazionaria di un numero; per esempio sembra logico scrivere 63,2 piuttosto che 063,20:

    

    

bullet

Ripetiamo l'analisi del visualizzatore precedente, ora organizzato per visualizzare la parte intera di un numero sui primi tre digit e la parte fazionaria sugli ultimi due; la situazione è evidenziata dalla presenza del punto decimale acceso permanentemente sul digit centrale. L'ipotesi di lavoro è che i codici BCD in ingresso ai cinque Decoder siano ora quelli corrispondenti alle cifre 06320; la gestione della parte intera è identica a quella già descritta:
bullet

il Decoder associato al digit più significativo ha l'ingresso RBI a massa perciò se (come nel nostro esempio) sui suoi ingressi DCBA è presente del codice (0000)2, la visualizzazione dello viene evitata (Blanking della cifra) e la sua uscita RBO viene forzata a massa

bullet

poiché la citata uscita RBO è collegata all'ingresso RBI del Decoder associato al digit successivo (subito a destra), l'eventuale presenza sui suoi ingressi DCBA del codice (0000)2 eviterà anche per esso la visualizzazione dello

bullet

il Decoder del digit centrale (quello con punto decimale acceso) non è soggetto a nessun controllo RBI per cui mostrerà qualunque cifra decimale, compreso lo

    

bullet

La gestione della parte fazionaria riflette la stessa logica ma, dovendo evitare l'accensione degli zero a destra del numero, il controllo dovrà essere esercitato a partire dal digit meno significativo:
bullet

fissando a massa l'ingresso RBI del Decoder collegato al digit meno significativo se (come nel nostro esempio) sui suoi ingressi DCBA è presente del codice (0000)2, la visualizzazione dello su di esso viene evitata

bullet

questa situazione forza a 0 anche l'uscita RBO che, a sua volta, forza a massa l'ingresso RBI del Decoder collegato al digit precedente (subito a sinistra) evitando la visualizzazione dello se sui suoi ingressi DCBA è presente del codice (0000)2

    

bullet

Va sottolineato che lo schema proposto ha lo scopo di mostrare i collegamenti che coinvolgono i tre segnali di controllo, per cui al fine di non appesantirlo, non sono riportate ne le alimentazioni ne i sette resistori addizionali esterni in serie, necessari su ciascuna delle 7 linee d'uscita di ciascun Decoder 74LS47 per limitare la corrente che, dall'alimentatore esterno attraverso l'integrato, percorre ciascuno dei segmenti-led del digit, quando le uscite sono attive (basse), al fine di garantirne l'incolumità.

    

Pagina Precedente Data Sheet   [29 di 87] Pagina Successiva Logica TTL - DECODER TTL 74LS47 7/8 Torna alla Home della Sezione Lezioni - Vai al DownLoad dei files DOC Torna al Menu di "Dentro al Computer"
Logica TTL - DECODER TTL 74LS47
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87

    

DataSheet » 78LS138 | 74LS139 | 74LS153 | 74LS157 | 74LS158 | 74LS240 | 74LS241 | 74LS244
74LS373 | 74LS374 | 7446 | 74LS47 | 74LS48 | 74LS49 | 9368 | 4511 | FND500/FND507
74LS373 | 74LS374 | ADC0804 | HD44780 | MC1488 | MC1489 | MAX232 | UART16550
Download | INDICE
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati