78LS138 74LS139 74LS153 74LS157 74LS158
7846 74LS47 74LS48 74LS49 9368 4511
74LS240 74LS241 74LS244 74LS373 74LS374
MC1488 MC1489 MAX232 UART16550 ADC0804
FND500/FND507 HD44780 Download INDICE

 Data Sheet

Sezione Data Sheet

  LOGICA TTL - FLIP FLOP D-LATCH

74LS373 2/2 [19 di 87] 

 

    74LS373 - Ottuplo flip-flop Latch con uscite 3-state
     
bulletNella norma il buffer 3-state d'uscita non è necessario, per cui OE si collega fisso a massa; può tornare utile nella improbabile necessità di predisporre più memorie in parallelo, su una struttura a bus, attivandone all'occorrenza solo una, alternativa alle altre. Infatti:
bulletdi solito collegare tra loro le uscite di 2 oggetti logici è un errore fatale: si capisce che, se i livelli presenti sulle 2 uscite sono alternativi, una delle 2 provoca il cortocircuito dell'altra (quella a livello 1), forzandola a massa con il suo 0...
bulletse una delle 2 è però posta in Hi-Z il problema non esiste più, dato che nessun livello logico può essere influenzato da un circuito aperto..
bulletVa invece sottolineata la sostanziale differenza con l'ottuplo flip-flop D-type 74LS374, con il quale è spesso tecnicamente confuso e scambiato: la natura Latch dei singoli flip-flop lo rende attivo sui livelli per cui, a parità di segnale di sincronismo (clock, di solito un segnale alto a riposo con un breve impulso basso generato al momento desiderato per la memorizzazione) va sottolineato che:
bulletla memorizzazione avviene sul fronte di discesa.
bulletper tutto il tempo in cui l'impulso rimane alto le uscite sono fortemente sensibili ad ogni variazione dei rispettivi ingressi, per cui è assolutamente indispensabile che l'impulso sia alto e breve e che i dati in ingresso siano stabili, almeno per un tempo un po' più grande dell'impulso positivo (cioè siano forniti poco prima e e tolti poco dopo la sua presenza).
bulletper entrambe le precedenti ragioni, essendo gli impulsi di sincronismo (di norma) attivi bassi, per un corretto funzionamento del componente è necessario inserire un inverter direttamente sul pin 11 di enable (G).
bulletla presenza dell'inverter esterno ritarda comunque l'effettiva memorizzazione del tempo pari alla durata (di norma trascurabile) dell'impulso fornito...
bulletUna tipica applicazione (con uscite 3-state trasparenti, cioè OE a massa) è presentata in figura; le linee d'ingresso sono presumibilmente quelle del Bus Dati di un microprocessore o di un single-chip, mentre le linee d'uscita rendono disponibile un byte d'informazione utile per accendere 8 led, o pilotare 8 relè, o controllare i 7 segmenti (e il decimal point) di un digit, e così via.

    

    

bulletNel precedente disegno suggerisco lo schema a blocchi da utilizzare, disponibile anche nella seguente versione:

    

    

bulletLa tabella raccoglie le principali caratteristiche elettriche del componente (i tempi sono stati rilevati con carico di 667ohm/ 45 pF):

    

Caratteristiche Elettriche Valori
potenza dissipata 200 mW (massima con ingressi e enable a "0"e con uscita Hi-Z, assorbe 40 mA a 5V)
corrente erogata tipica in uscita 2,6 mA (con uscita a "1")
corrente assorbita tipica  in uscita 24 mA (tipica buffer con uscita a "0")
tempo di propagazione massimo da ingresso Dato a uscita 18 ns (fronte di salita) e 18 ns (fronte di discesa)
tempo di propagazione massimo da enable a uscita 30 ns (fronte di salita) e 30 ns (fronte di discesa)
tempo di abilitazione massimo da out enable a uscita 28 ns (verso uscita a "1") e 36 ns (verso uscita a "0", 5 pF)
tempo di disabilitazione massimo da out enable a uscita 20 ns (da uscita a "1") e 25 ns (da uscita a "0", 5 pF)

    

bulletI seguenti link consentono di valutare il costo corrente di mercato: la presenza di taluni riferimenti piuttosto che altri è del tutto casuale, frutto di un campionamento eseguito in rete:
bullet Componenti Elettronici Radio-Kalika, Trieste
bullet Componenti Elettronici Circuits Specialists, Mesa - Arizona
bulletComponenti Elettronici Electonix Express, Avenel -  New Jersey
bullet Componenti Elettronici Futurlec, Broadway -  New York

    

bulletI seguenti link rendono disponibili i Data Sheet originali, in formato PDF:

    

Data Sheet - Texas Instruments   Data Sheet - Texas Instruments
Data Sheet - National Semiconductor   Data Sheet - On Semiconductor
Data Sheet - Fairchild Semiconductor Data Sheet - Motorola Semiconductor

    

Pagina Precedente Data Sheet   [19 di 87] Pagina Successiva Logica TTL - 74LS373 2/2 Torna alla Home della Sezione Lezioni - Vai al DownLoad dei files DOC Torna al Menu di "Dentro al Computer"
Logica TTL - 74LS373
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87

    

DataSheet » 78LS138 | 74LS139 | 74LS153 | 74LS157 | 74LS158 | 74LS240 | 74LS241 | 74LS244
74LS373 | 74LS374 | 7446 | 74LS47 | 74LS48 | 74LS49 | 9368 | 4511 | FND500/FND507
74LS373 | 74LS374 | ADC0804 | HD44780 | MC1488 | MC1489 | MAX232 | UART16550
Download | INDICE
Home 
Pascal|Manuali|Tabelle|Schede
Tutorial Assembly|Palestra Assembler
Aggiungi Giobe®2000 ai preferiti  
Motore
Ricerca
  Rendi Giobe®2000 pagina di Default
© 2001-2010  -  Studio Tecnico ing. Giorgio OBER
Tutti i diritti sono riservati